Dra. Susana Ortega Cisneros

Print This Page

Publicaciones

1.a Revistas de prestigio internacional con arbitraje estricto.
 
     - Characterization and synthesis of a 32-bit asynchronous microprocessor in synchronous reconfigurable devices. Adrian Pedroza de la Crúz, Susana Ortega Cisneros, José Roberto Reyes Baron, Juan José Raygoza Panduro, Miguel Ángel Carrazco Díaz, José Raúl Loo Yau. Journal of Applied Research and Technology JART. Vol. 13, 2015: ISSN: 1665-6423. JCR Impact Factor@2014: 0.447. http://www.sciencedirect.com/science/article/pii/S1665642315000553

    - Application of the NARX neural network as a digital predistortion technique for linearizing microwave power amplifiers.Lina M. Aguilar-Lobo, Jose R. Loo-Yau, Jose E. Rayas-Sánchez, Susana Ortega-Cisneros, Pablo Moreno and J. A. Reynoso-Hernández. Microwave and optical technology letters, Volumen 57, Issue 9, September. Pages 1999–2229. JCR Impact Factor 2015: 0.568. DOI 10.1002/mop, Online ISSN: 1098-2760, ISSN: 0895-2477       http://onlinelibrary.wiley.com/journal/10.1002/(ISSN)1098-2760.

    - Robust Control of the Air to Fuel Ratio in Spark Ignition Engines with Delayed Measurements from a UEGO Sensor. Javier Espinoza-Jurado, Emmanuel Dávila, Jorge Rivera, Juan José Raygoza-Panduro, and Susana Ortega. Mathematical Problems in Engineering. Volume 2015 (2015), Article ID 989674, 13 pages http://dx.doi.org/10.1155/2015/989674. ISSN: 1024-123X (Print), ISSN: 1563-5147. JCR Impact Factor@2015: 0.762. DOI: 10.1155/2629.
http://www.hindawi.com/journals/mpe/2015/989674/

    - FPGA-based startup for AC electric drives: Application to a greenhouse ventilation system. Jorge Rivera, Juan José Raygoza, Susana Ortega Cisneros, Andrés Figueroa, Ofelia Begovich. Computers in Industry. Elsevier. Volume 74, December 2015, Pages 173–185. ISSN: 0166-3615.  JCR Impact Factor@2015: 1.287, http://www.sciencedirect.com/science/article/pii/S016636151530018X.

    - Hardware and Software Co-Design: An Architecture Proposal for a Network On-Chip Switch, Based On Bufferless Data Flow. S. Ortega-Cisneros, H.J. Cabrera-Villasen~or, J.J. Raygoza-Panduro, F. Sandoval, R. Loo-Yau. Journal of Applied Research and Technology JART. ISSN: 1665-6423, JCR Impact Factor@2014: 0.447, Vol. 12, Issue 1, February 2014, Page(s): 153-163. http://www.jart.ccadet.unam.mx/jart/vol12_1/hardware_15.pdf

    - Discrete-time modeling and control of a boost converter by means of a variational integrator and sliding modes, Jorge Rivera, Florentino Chavira, Alexander Loukianov, Susana Ortega, Juan J. Raygoza. Journal of the Franklin Institute, Elsevier. ISSN: 0016-0032, JCR Impact factor@2014: 2.395, Vol. 351 Issue 1, Enero de 2014, Page(s): 315–339.
http://www.sciencedirect.com/science/article/pii/S0016003213003207

 
 
1.b Otras revistas especializadas con arbitraje.
 
 
    - “HW / SW Co-Design of a Specific Accelerator for Robotic Computer Vision”. Susana Ortega Cisneros, Adrian Pedroza, Miguel Carrazco, Juan Raygoza, Jorge Rivera and Federico Sandoval. Revista Computacion y Sistemas,Vol. 19, No.3 (2015). print ISSN 1405-5546, open access ISSN:2007-9737.
    http://cys.cic.ipn.mx/ojs/index.php/CyS/issue/view/19%283%29

    - Analysis of MEMS structures to identify their frequency response oriented to acoustic applications. Ibarra-Villegas F. J., Ortega-Cisneros S., Moreno-Villalobos P., Sandoval-Ibarra F., del Valle-Padilla J. L., Raygoza-Panduro J. J. Superficies y vacio Vol. 28(1), marzo de 2015. ISSN 1665-3521 http://www.fis.cinvestav.mx/~smcsyv/supyvac/.
 
     - Copper and Core Loss Minimization for Induction Motors Using High-Order Sliding Mode Control, Jorge Rivera D., Christian Mora S., Susana Ortega, J.J. Raygoza P., Transactionon Industrial Electronics, ID10-0432-TIE, en segunda revisión casi ya lista para ser aceptada y publicada en 2011.

    - "Real-time optical-flow computation for motion estimation under varying illumination conditions", Julio Sosa S. Roberto Rodríguez, Víctor H. García O., Ruben Hernández T., Susana Ortega C., IET Computer Vision, The manuscript control number is CVI-2010-0200.

    - Microprocesador didáctico de arquitectura RISC implementado en un fpga. Víctor H. García Ortega, Julio C. Sosa Savedra, Susana Ortega C. y Rubén H. Tovar. "Digital Scientific and Technological Journal" ISSN 1665-5745. http://www.e-gnosis.udg.mx/. Revista anual indexada en Latindex, Redalyc y E-revistas con arbitraje internacional, Vol 7. e-Gnosis / CONCIBE [online], Art. 11, Pág. 1-8, 31 diciembre, 2009.

    - Implementación en hardware de un SVPWM en un soft-core NIOS II parte II: algoritmo del SVPWM. Jorge Rivera, Susana Ortega, Juan J. Raygoza, "Digital Scientific and Technological Journal, e-Gnosis" ISSN 1665-5745. http://www.e-gnosis.udg.mx/. Revista anual indexada en Latindex, Redalyc y E-revistas con arbitraje internacional, Vol 7. e-Gnosis / CONCIBE [online], Art. 7, Pág. 1-8, 31 diciembre, 2009.

    - Implementación en hardware de un SVPWM en un sofcore NIOS II, parte I, J. J. Raygoza P., Susana. Ortega C., Carlos A. Chirino G., J. Rivera D. "Digital Scientific and Technological Journal" ISSN 1665-5745. http://www.e-gnosis.udg.mx/. Revista anual indexada en Latindex, Redalyc y E-revistas con arbitraje internacional, Vol 7. e-Gnosis / CONCIBE [online], Art. 13, Pág. 1-7, 31 diciembre, 2009.

    - Implementación en hardware de un sumador de punto flotante basado en el estándar IEEE 754-2008. Juan José Raygoza P., Susana Ortega C., Miguel A. Carrazco, Adrian Pedroza C. "Digital Scientific and Technological Journal" ISSN 1665-5745. http://www.e-gnosis.udg.mx/. Revista anual indexada en Latindex, Redalyc y E-revistas con arbitraje internacional, Vol 7. e-Gnosis / CONCIBE [online], Art. 12, Pág. 1-10, 31 diciembre, 2009.

    - A. García-Osorio, J. R. Loo-Yau, J. A. Reynoso-Hernández, Susana Ortega-C., J. L. del Valle-Padilla. "AN EMPIRICAL I-V NONLINEAR MODEL SUITABLE FOR GAN FET CLASS F PA DESIGN", Revista: Microwave and Optical Technology Letters: ISSN (printed): 0895-2477. ISSN (electronic): 1098-2760. Aceptada el 20 de Diciembre de 2010. Ser´ publicada en 2011.

    - RaygozaPanduro, J.J., Ortega Cisneros, Susana, Bonsfills, Nuria, Núñez Ángel Gómez Barrena E. "Sistemas de análisis de patrones implementado en FPGAS para el estudio experimental en ligamentos de la articulación", Revista: Mexicana de Ingeniería Biomédica, ISSN: 0188-9532, publicada en Diciembre de 2009, Volumen 1 Número 2, pp 135-158.

    - Basil M. Al-Hadithi, Juan Suardíaz Muro, Susana Ortega Cisneros, Juan J. RaygozaPanduro, Juan A. López Riquelme "Hardware Implementation of a an Optimal Pole Placement Controller for a Liquid Level System" Research in Computing Science, Special Issue in Electronics and Biomedical Informatics, Computer Science and Informatics, ISSN: 1870-4069, Vol 35, 2008, pp 3-10.

    - Juan José RaygozaPanduro, Susana Ortega Cisneros, Jorge Rivera and Alberto De la Mora, "Designof a Mathematical Unit in FPGAsfortheImplementationofthe Control of a MagneticLevitationSystem," Hindawi Publishing Corporation, International Journal ofReconfigurableComputing, Volume 2008, Article ID 634306, 9 pages, doi:10.1155/2008/634306, ISSN:1687-7195, e-ISSN: 1687-7209.

    - S. Ortega-Cisneros, J.J. Raygoza-Panduro, A. de la Mora Gálvez, "DesignandImplementationofthe AMCC Self-TimedMicroprocessor in FPGAs", Journal Universal ComputerScience JUCS, Springer, design_and_implementation ISSN: 0948-695x, and Online edition: ISSN: 0948-6968, Enlace: http://www.jucs.org/, pp. 377 - 387,Vol.13, Issue 3, May 2007.
 
 
 
1.c Memorias de congresos internacionales con arbitraje.
 
 
     - FPGA implementation of a geometric voting scheme for the extraction of geometric entities from images. Soria-García, G. Altamirano-Gomez, S. Ortega-Cisneros, and E. Bayro-Corrochano. Applied Geometric Algebra in Computer Science and Engineering 2015 (AGACSE 2015) Barcelona, Spain. July 29-31, 2015. ISBN:978-84-606-9982-8.

    - A Hardware Implementation of a Unit for Geometric Algebra Operations With Parallel Memory Arrays. Gerardo Soria García, Adrian Pedroza de la Cruz, Susana Ortega Cisneros, Juan Jose Raygoza Panduro, Eduardo Bayro Corrochano. 23rd ACM/SIGDA International Symposium on Field-Programmable Gate Arrays, February 22–24, 2014, Monterey, California, USA, ISBN: ISBN: 978-1-4503-3315-3 (PRINT), DOI: http://dx.doi.org/10.1145/2684746.2689133.

    - Silicon-based Passive Inductors. XVI IEEE Autumn Meeting of Power, Electronics and Computer Science (ROPEC). F. Sandoval-Ibarra, E. B. Ortega-Rosales, O. Nolasco-Jáuregui, and S. Ortega-Cisneros. 2014, Pag.6-10. 978-1-4799-5683-8/14/$31.00 ©2014 IEEE.

    - Hardware / Software Co-design for Acceleration of Image Processing using FPGA. Susana Ortega, Miguel Carrazco, Adrian Pedroza, Hector Cabrera, Juan Raygoza, Jorge Rivera. IX Southern Conference on Programmable Logic (SPL 2014). Buenos Aires, Argentina, 2014 del 5 al 7 de noviembre. Páginas: 13-18. ISBN:978-1-4799-6848-0.

    - A Digital Predistortion Technique Based on a NARX Network to Linearize GAN Class F Power Amplifiers. L.M.  Aguilar Lobo,J.A. Renteria-Cedano, J:R: Loo-Yau, S. Ortega-Cisneros, P. Moreno, J.E. Rayas Sanchez. 2014 IEEE 57th International Midwest Symposium on Circuits and Systems (MWSCAS), August 3-6, 2014. Pag.717-720. College Station, Texas.  978-1-4799-4132-2/14.

    - Implementation of a NARX Neural Network in a FPGA for Modeling the Inverse Characteristics of Power Amplifiers. J.A. Renteria-Cedano, L.M.  Aguilar Lobo, J:R: Loo-Yau, S. Ortega-Cisneros, 2014 IEEE 57th International Midwest Symposium on Circuits and Systems (MWSCAS), August 3-6, 2014. Pag. 209-212. College Station, Texas.  978-1-4799-4132-2/14. ISBN:978-1-4799-4133-9

    - LIM Real Time Transients Simulation on FPGA. Isai Herrera L., Susana Ortega C., Pablo Moreno V., Juan José Raygoza P., XIII Jornadas de Computación Reconfigurables y Aplicaciones JCRA 2014, Dentro Jornadas de la Sociedad de Arquitectura y Tecnología de Computadores en Valladolid España del 17 al 19 de septiembre 2014. Pag. 127-133. ISBN:978-84-697-0971-9.

    - Implementation of a spiking digital neuron in reconfigurable hardware. Héctor Cabrera, Susana Ortega Cisneros, Juan José Raygoza Panduro, XIII Jornadas de Computación Reconfigurables y Aplicaciones JCRA 2014, Dentro Jornadas de la Sociedad de Arquitectura y Tecnología de Computadores en Valladolid España del 17 al 19 de septiembre 2014. Pag. 115-120. ISBN:978-84-697-0971-9.

    - Acelerador reconfigurable para procesamiento de algoritmos en paralelo. Susana Ortega Cisneros, Adrián Pedroza, Miguel Carrazco, Juan Raygoza,. XIII Jornadas de Computación Reconfigurables y Aplicaciones JCRA 2014, Dentro Jornadas de la Sociedad de Arquitectura y Tecnología de Computadores en Valladolid España del 17 al 19 de septiembre 2014. Pag. 142-149. ISBN:978-84-697-0971-9.

    - Diseño e implementación en FPGA de una unidad de cálculo para posicionamiento angular de un UAV (Quadcopter). Emmanuel Dávila D., Juan José Raygoza Panduro, Jorge Rivera Domínguez, Susana Ortega Cisneros, Oswaldo Ureña P., XIII Jornadas de Computación Reconfigurables y Aplicaciones JCRA 2014, Dentro Jornadas de la Sociedad de Arquitectura y Tecnología de Computadores en Valladolid España del 17 al 19 de septiembre 2014. Pag. 69-77. ISBN:978-84-697-0971-9.

    - Space-Time AER Protocol Receiver Asynchronously Controlled on FPGA, Susana Ortega Cisneros, Juan José Raygoza Panduro, Daniel Tonali Aranda Bretón, José Roberto Reyes B. 2014 11th International Conference on Electrical Engineering, Computing Science and Automatic Control (CCE). Ciudad del Carmen, Campeche. Mexico, September 29 - October-3, 2014. ISBN:978-1-4799-6228-0. 978-1-4799-6230-3/14/$31,00 ©2014 IEEE.

    - Characterization technique to implement self-timed cells for VLSI design blocks. Susana Ortega Cisneros, Juan José Raygoza Panduro, José Roberto Reyes B., Daniel Tonali Aranda Bretón., 2014 11th International Conference on Electrical Engineering, Computing Science and Automatic Control (CCE). Ciudad del Carmen, Campeche. Mexico, September 29 - October-3, 2014. ISBN:978-1-4799-6228-0.  978-1-4799-6230-3/14/$31,00 ©2014 IEEE.

    - Susana Ortega C., Juan J. Raygoza P., Miguel A. Carrazco D. Josué V. Quiroga E., "Propuesta e implementación de una herramienta generadora de módulos de control Self-Timed en dispositivos FPGAs", Jornadas de Computaci&oqcute;n Reconfigurable y Aplicaciones (JCRA 2010), Valencia, España, 8 al 10 Septiembre 2010.

    - Juan J. Raygoza P., Susana Ortega C., O. Soledad Godínez V., Julio C. Sosa "Implementación de un procesador neuronal digital RNC de imágenes en dispositivos reconfigurables", Jornadas de Computación Reconfigurable y Aplicaciones (JCRA 2010), Valencia, España, 8 al 10 Septiembre 2010.

    - Juan J. Raygoza P., Susana Ortega C., Jorge Rivera D., Francisco J. Ibarra V, A de la Mora.., "Design and implementation of Clarke and Park transforms for electric AC motors developed for FPGAs", Reconfigurable Computing and applications conference (JCRA 2010), Valencia, España, 8 al 10 September 2010.

    - Ortega-Cisneros, S.; Raygoza-Panduro, J. J.; de la Mora, A.; Castillo, O.;" Implementation of a Wireless Control System with Self Timed Activation for Mobile Robots", IEEE Programmable Logic, 2008 4th SouthernConferenceon 26-28 March 2008 Page(s):205 - 208, Digital ObjectI dentifier 10.1109/SPL.2008.4547758.

    - Raygoza-Panduro, J. J.; Ortega-Cisneros, Susana; Rivera, J.; de la Mora, A.; "Designof a Mathematical Unit in FPGAs for the Implementation of the Control of a System of Magnetic Levitation", IEEE, Programmable Logic, 2008 4th Southern Conference on 26-28 March 2008 Page(s):37 - 42 Digital Object Identifier 10.1109/SPL.2008.4547729.

    - Ortega-Cisneros S., Raygoza-PanduroJ.J., Alberto de la Mora G. "Diseño e Implementación del Microprocesador MACC Self-Timed en FPGAs", V Jornadas de Computación Reconfigurable y Aplicaciones (JCRA 2006), Editorial Batanero, Universidad Extremadura, ISBN:978-84-611-1314-9, pp: 40-45, Cáceres, España, Septiembre 2006.

    - Raygoza-PanduroJ.J., Ortega-Cisneros S., Alberto de la Mora G. "El desarrollo de los microprocesadores Self-Timed implementados en full custom y FPGAs", V Jornadas de Computación Reconfigurable y Aplicaciones (JCRA 2006), Editorial Batanero, Universidad Extremadura, ISBN:978-84-611-1314-9, pp: 34-39, Cáceres, España, Septiembre 2006.

 
 
1.d Memorias de congresos locales con arbitraje.
 

    - FPGA Design and Implementation of Radix-2 Fast Fourier Transform Algorithm with 16 and 32 Points. Josue Saenz S., Juan J. Raygoza P., Edwin C. Becerra A., Susana Ortega Cisneros, Jorge Rivera Dominguez. IEEE International Autumn Meeting on Power, Electronics and Computing (ROPEC 2016). Nov 9-11, 2016 in Ixtapa, Guerrero, México.978-1-4673-7121-6/15/$31.00 ©2015 IEEE

    - An Image Processor for Convolution and Correlation of Binary Images Implemented in FPGA. Susana Ortega Cisneros, Jorge Rivera D., Pablo Moreno Villalobos. 12th International Conference on Electrical Engineering, Computing Science and Automatic Control (CCE 2015). Mexico City, Mexico, October 26 -30, 2015. Páginas 414-418. Part Number: CFP15827-USB, ISBN: 978-1-4673-7838-3

    - Diseño de un controlador robusto por modos deslizantes sin sensor mecánico para un motor de corriente directa sin escobillas. Gustavo Muñoz Gómez, Juan José Raygoza Panduro, Jorge Rivera Domínguez, Susana Ortega Cisneros. XXX Congreso de Instrumentación SOMI 2015.Vol. 1. Páginas:1-12. Durango, Dgo., México, Octubre 2015. ISSN 2395-8499.

    - Control Digital sin Sensor Mecánico para un Motor de Inducción. José Raúl Valenzuela Salazar, Juan José Raygoza Panduro, Jorge Rivera   Domínguez, Susana Ortega Cisneros. XXX Congreso de Instrumentación SOMI 2015.Vol. 1. Páginas:1-9. Durango, Dgo., México, Octubre 2015. ISSN 2395-8499.

    - Aceleración por hardware de funciones criptográficas utilizando el Sistema en Chip Zynq. Rios Rodríguez Jorge Luis, Ortega Cisneros Susana, Raygoza Panduro Juan José, Moreno Villalobos Pablo. 30 Congreso de Instrumentación SOMI 2015.Vol. 1. Páginas:1-16. Durango, Dgo., México, Octubre 2015. ISSN 2395-8499.

    - Implementación y análisis de Desempeño de un Procesador FFT/IFFT Radix-2 con Decimado en tiempo. Ortega-Cisneros S., Velázquez-Pupo R., Charles-Darby K:A.,Carrazco-Diaz M.A., Pedroza-de la Crúz A. XXX Congreso de Instrumentación SOMI 2015. Vol. 1. Páginas:1-12. Durango, Dgo., México, Octubre 2015. ISSN 2395-8499.

    - Proposal for a MEMS devices array to emulate the behavior of a human cochlea. Francisco Javier Ibarra Villegas, Susana Ortega Cisneros, Juan José Raygoza Panduro, Federico Sandoval Ibarra, Hector Jesús Cabrera Villaseñor. VII International Conference on Surfaces, Materials and Vacuum.   2014 October 6-10. Ensenada, Baja California, México.

    - Diseño e implementación de instrumentación para laboratorio de uso pedagógico. Edgar Mosqueda Cárdenas , Jorge Martin Beltrán Ávila, Jorge Roberto Rizo Pérez, Fabian Venegas Siordia, Juan José Raygoza Panduro, Susana Ortega Cisneros. XXIX Congreso de Instrumentación (SOMI). Puerto Vallarta, México, 2014 octubre. Pp.:1-10.

    - Implementación en FPGA de un autómata celular para operaciones morfológicas en imágenes binarias. Oswaldo Ureña Ponce, Juan J. Raygoza Panduro, Susana Ortega Cisneros, Ruth Edith Raygoza P., Primer Congreso Nacional de Ingeniería CONNAI 2014, los días 18 y 19 de septiembre en la Universidad Politécnica de Victoria, en Ciudad Victoria, Tamaulipas, México. 
 
     - Jorge Rivera Domínguez, Christian Mora-Soto, Susana Ortega, Juan J. Raygozaand Alberto De La Mora.;" Super-Twisting Control of Induction Motors with Core Loss", IEEE, 2010 11th International Workshopon Variable Structure Systems, México City, México, June 26 -28, 2010.

    - Juan J. Raygoza P, Susana Ortega C.,Francisco Ibarra Villegas, Héctor Villaseñor, Ricardo Ortega, "Design of a distributed-control serial bus architecture with dynamical connection among channels.", 1st International Congress on Instrumentation and Applied Sciences ICIAS (Incorporatingthe 25th National Congress on Instrumentation) to be held in, Cancún, Quintana Roo, Mexico from October 26 through October 29, 2010.

    - Héctor J. Cabrera V., Francisco J. Ibarra V, Juan J. Raygoza P, Susana Ortega S. "Dynamic reconfiguration in FPGAs as a tool for adaptive applications in energy consumption", 1st International Congress on Instrumentation and Applied Sciences ICIAS (Incorporatingthe 25th National Congress on Instrumentation) to be held in, Cancún, Quintana Roo, Mexico from October 26 through October 29, 2010.

    - Susana Ortega C, Juan J. Raygoza P,.Jorge Rivera,Ali Piña Rocha, Raúl Loo , "Embedded systems for pollen particle recognition using microblaze softcore.", 1st International Congress on Instrumentation and Applied Sciences ICIAS (Incorporating the 25th National Congress on Instrumentation) to be held in, Cancún, Quintana Roo, México from October 26 through October 29, 2010.

    - Susana Ortega C, Juan J. Raygoza P., Adrian Pedroza, Miguel Carrazco, "Desing and Implementation of self-timed and synchronous floating point multipliers implemented in reconfigurable devices.", 1st International Congress on Instrumentation and Applied Sciences ICIAS (Incorporating the 25th National Congress on Instrumentation) to be held in, Cancún, Quintana Roo, México from October 26 through October 29, 2010.

    - Juan J. Raygoza P, Susana Ortega S., Oralia Soledad Godínez Vega, De la Mora G. A., "La implementación de una red neuronal celular en un fpga para el procesamiento de imágenes", Congreso de Instrumentación SOMI XXIV, Mérida, Yucatán, del 14 al 16 de octubre de 2009, ISBN 970-32-2673-6.

    - Jorge Rivera, Luis García, Susana Ortega, Juan José Raygoza P., "Discrete-time modeling and control of and under-actuated robotic system", CERMA, Robotics and Automotive Mechanics Conference, IEEE ComputerSociety, 2010. Congreso de Instrumentación SOMI XXIV, Mérida, Yucatán, del 14 al 16 de octubre de 2009, ISBN 970-32-2673-6.

    - Juan J. Raygoza P, Susana Ortega C., Héctor J. Cabrera V., Francisco J. Ibarra V. "Prototipado y verificación de un sistema de procesamiento de audio en fpgas mediante hardware in the loop", Congreso de Instrumentación SOMI XXIV, Mérida, Yucatán, del 14 al 16 de octubre de 2009, ISBN 970-32-2673-6.

    - Juan J. Raygoza P, Susana Ortega C., Alí Piña R., Carlos A. Chirino G., "Diseño de una red neuronal recurrente mediante la utilización de bloques DSP con Xilinx System Generator, implementada en tiempo real en dispositivos reconfigurables.", Congreso de Instrumentación SOMI XXIV, Mérida, Yucatán, del 14 al 16 de octubre de 2009, ISBN 970-32-2673-6.

    - Susana Ortega C., Juan J. Raygoza P, Miguel A. Carrazco D. A. de la Mora G.,"Diseño de un sistema multiprocesador aplicado a domótica implementado en dispositivos fpgas", Congreso de Instrumentación SOMI XXIV, Mérida, Yucatán, del 14 al 16 de octubre de 2009, ISBN 970-32-2673-6.

    - Susana Ortega C, Marco A. Gurrola N, Juan J. Raygoza P, Adrian Pedroza C, Griselda Terrazas R.,"Implementación de estructuras asic selftimed aplicando el conjunto de herramientas alliance.", Congreso de Instrumentación SOMI XXIV, Mérida, Yucatán, del 14 al 16 de octubre de 2009, ISBN 970-32-2673-6.

    - Susana Ortega Cisneros, Juan José RaygozaPanduro, Juan Suardiaz, M Basil, "Metodología de la implementación de células Self-Timed en FPGAs", CONGRESO DE INSTRUMENTACIÓN SOMI XXIII , pág 1-6, ISBN 970-32-2673-6, del 1 al 3 de octubre de 2008, Xalapa, Veracruz.

    - Susana Ortega Cisneros, Juan José RaygozaPanduro,Alberto de la Mora, Oscar Mendoza Oliden, Héctor Cabrera Villaseñor, "Propuesta de un sistema inal6aacute;mbrico Xbee para soft-core Microblaze embebido en dispositivos reconfigurables FPGAs" CONGRESO DE INSTRUMENTACIÓN SOMI XXIII , pag 1-6, ISBN 970-32-2673-6, del 1 al 3 de octubre de 2008, Xalapa, Veracruz.

    - Ortega-Cisneros S., Raygoza-Panduro J. J., H. Navarro, A. de la Mora G. "Caracterización de multiplicadores segmentados pipeline en dispositivos reconfigurables". Congreso de Computación, Informática, Biomédica y Electrónica, CONCIBE 2007, ISBN: 978-970-27-243-5, pp. 189 - 196,Vol 1030, Junio 2007.

    - Raygoza-PanduroJ.J., Ortega-Cisneros S.,H. Cabrera, Jorge Rivera, J.C. Ibarra."Implementación de un sistema inalámbrico de activación de cores de sincronización ST para dispositivos reconfigurables" Congreso de Computación, Informática, Biomédica y Electrónica, CONCIBE 2007, ISBN: 978-970-27-243-5, pp.196-203, Vol. 1030, Junio 2007.

    - S. Ortega-Cisneros, J. J. Raygoza-Panduro, R. Ortega, J. Rivera, A. de la Mora "Diseño e implementación de una unidad matemática, descrita en VHDL, para dispositivos reconfigurables" Congreso de Computación, Informática, Biomédica y Electrónica, CONCIBE 2007, ISBN: 978-970-27-243-5, pp. 237-242, Vol. 1030, Junio 2007.

    - J. C. Ibarra, S. Ortega-Cisneros, J. J. Raygoza-Panduro, M. Ortiz-Gutiérrez "Almacenamiento de Información óptica, con mezcla de multiplexado espacial y angular", Congreso de Computación, Informática, Biomédica y Electrónica CONCIBE 2007, ISBN: 978-970-27-243-5, pp.43-49, Vol. 1030, Junio 2007.

    - Ortega Cisneros Fátima, Ortega Cisneros S., RaygozaPanduroJ.J., "Propuesta de una Estructura para el Desarrollo de Auditorias de Seguridad Informática basadas en los Estándares ISO-17799 y BS 7799-2:2002", Segundo congreso CONCIBE y CACIF 2006, Editorial Universidad Guadalajara, Memorias en Extenso, Guadalajara, México, Pág 132 - 137, Septiembre 2006.

    - Raygoza-PanduroJ.J., Ortega-Cisneros S., Salazar Santos, J. C. Ibarra, De la Mora A., Cárdenas-Rodríguez R. "Prototipado de una Red Neuronal Celular Digital en FPGAs", Segundo congreso CONCIBE y CACIF, Editorial Universidad Guadalajara, Memorias en Extenso, Guadalajara, México, pág 106 - 110, Septiembre 2006.

    - J.C. Ibarra, S. Ortega-Cisneros, J.J. RaygozaPanduro, "Imágenes reales tridimensionales en hologramas de transmisión", Segundo congreso CONCIBE y CACIF, Editorial Universidad Guadalajara, Memorias en Extenso, Guadalajara, México, pág 146 - 149, Septiembre 2006.

    - Juan Carlos Ibarra Torres, Mauricio Ortiz Gutiérrez, Guillermo Obregón Pulido, Juan José Raygoza Panduro, Susana Ortega Cisneros, Arturo Olivares Pérez Cortez, "Clasificación general de materiales holográficos", XLIX Congreso Nacional de Física, Universidad Autónoma de San Luis Potosí, Memorias en Extenso, 16-20 Octubre 2006.

 
 
1.e Publicados de difusión restringida con arbitraje estricto 
 
 
     - Implementación de un multiplicador de punto flotante de doble precisión basado en el estándar IEEE 754-2008. José Itzcóatl Sandoval López, Juan José Raygoza Panduro, Susana Ortega Cisneros, Jorge Rivera Domínguez. Revista Pistas Educativas Volumen: 112, Paginas 1986-2007. Noviembre de 2015. Año: XXXVI - ISSN 1465-1249. Certificado de Licitud de Título 6216; Certificado de Licitud de Contenido 4777; Expediente de Reserva 6 98 62. http://pistaseducativas.itc.mx.

    - Implementación y optimización del uso de DPS en FPGA en diseño de circuitos a medida para calcular determinantes de orden 4. Francisco J. Plascencia Jauregui, Juan José Raygoza P., Edwin C. Becerra A., Susana Ortega Cisneros. Revista Pistas Educativas Volumen: 112, Paginas 1882-1921. Noviembre de 2015. Año: XXXVI - ISSN 1465-1249. Certificado de Licitud de Título 6216; Certificado de Licitud de Contenido 4777; Expediente de Reserva 6 98 62. http://pistaseducativas.itc.mx.

    - Estructuras diseñadas a medida para adquisición de datos de un sensor de visión dinámica usando el protocolo AER en un FPGA. Nicolás Maldonado Orozco J., Roberto Reyes Barón, Juan José Raygoza P., Susana Ortega Cisneros, Juan Luis del Valle. Revista Pistas Educativas Volumen: 112, Paginas 1882-1899. Noviembre de 2015. Año: XXXVI - ISSN 1465-1249. Certificado de Licitud de Título 6216; Certificado de Licitud de Contenido 4777; Expediente de Reserva 6 98 62. http://pistaseducativas.itc.mx.

    - Arquitectura genérica de una red en chip de enrutamiento unidireccional en FPGA. Jorge Ernesto López Arce Delgado, Juan José Raygoza P., Susana Ortega Cisneros, Jorge Rivera D., Pablo Moreno Villalobos. Revista Pistas Educativas Volumen: 112, Paginas 1936-1950. Noviembre de 2015. Año: XXXVI - ISSN 1465-1249. Certificado de Licitud de Título 6216; Certificado de Licitud de Contenido 4777; Expediente de Reserva 6 98 62. http://pistaseducativas.itc.mx.

    - Implementación de una estructura neuronal celular en hardware reconfigurable. Luis F. Muñoz M., Juan José Raygoza P., J. Roberto R. Barón, Susana Ortega Cisneros. Revista Pistas Educativas Volumen: 112, Paginas 1423-1442. Noviembre de 2015. Año: XXXVI - ISSN 1465-1249. Certificado de Licitud de Título 6216; Certificado de Licitud de Contenido 4777; Expediente de Reserva 6 98 62. http://pistaseducativas.itc.mx.

    - Implementación de un circuito custom DSP en FPGAs para cálculo del determinante 3x3, y matriz inversa de matrices ortogonales 3x3. Francisco Plascencia Jáuregui, J.J. Raygoza Panduro, Susana Ortega C., Edwin Becerra ReCIBE, ISBN: 2007-5448 http://recibe.cucei.udg.mx/revista/es/vol4-no2/index.html. vol. 4 No. 2, Mayo 2015.
 
 

Página anterior: Inicio
Página siguiente: Más